Pages2

Sunday, March 6, 2011

SEQUENTIAL CIRCUIT

Kuliah Minggu Sembilan

Berkaitan Sequential Circuit? Apa dia? sebelum ini dah sentuh tentang Logic Circuit Design, kemudian Pengenalan kepada MSI Combinational Logic dan juga Design logic application using multiplexer contohnya. Itu semua ada dalam chapter 5 dan chapter 6 yang telah lepas. Minggu lepas kuliah agak padat dengan perkara baru kepada semua pelajar... MSI, adder, decoder, encoder, mux, demux, 74 series IC. Nampak secara teorinya semua macam faham, tapi dalam hati saya, semuanya setakat akan teori.... mahu juga di PBL kan...

Kita lihat dalam comb. design logic circuit yang lepas (logic or MSI), output sistem logic circuit itu bergantungan secara terus dengan input luaran yang langsung kepada sistem. Lantak la input apa, sistem logic akan layan je...tidak ada kaedah untuk simpan apa input yang telah lepas... tak ada memory atau ingatan. Tidak ada mungkin output mempengaruhi output yang seterusnya. dengan kata lain tidak ada feedback dalam circuit.

Malam ni pun tak buat apa... nak layan tv...entah apa2 punya program...

Sequential circuit
The output signals depend not only on the current inputs, but also the past sequence of input variables.

Ooooo... ceritanya panjang lagi...









Sample 74LS279 (SR Latch)

Set-Reset Latches with active low inputs.











Asynchronous
Contoh adalah Latch.
S-R Latch, kemudiannya S-R Latch with Enable, senang. S tu SET dan R tu Reset. Ada yang aktif low dan aktif high. Mana2 pun, sama je fungsinya. Q akan ikut kehendak inputs.

S aktif, Q akan high. R aktif, Q akan low. Kalau dua2 input jadi aktif, invalid output . Kalau dua2 input tak aktif, output NC.

Syncronous
Contohnya adalah Flip-Flop.

S-R with clock, lalu dipanggil Flip-Flop, bezanya FF ini dengan Latch tu apa? Clock tu apa? Akan jumpa edge, positif edge dan negatif edge.

FF ni asas kepada memory punya element. Ada S-R FF, J-K FF dan D FF. Semuanya senang je...

D FF... nak atasi masalah invalid output. Antara S dan kepada R input, diletak inverter.

JK FF. Apa beza dengan RS FF?

JK FF with PRESET and RESET? Apa kelebihan? Boleh jadi synchronous dan juga asynchronous. Faham ke?


Parameters and characteristics of IC.


Actual IC
7474 Dual edge-triggered D flip-flop (standard TTL)
74LS112 Dual edge-triggered J-K flip-flop (low power Schottky TTL)
74C74 Dual edge-triggered D flip-flop (metal-gate CMOS)
74HC112 Dual edge-triggered J-K flip-flop (high-speed CMOS)


Last, Application FF and Latch.

1. Contact Bounce Elimination
2. Parallel Data Storage in Registers
3. Frequency Division
4. Counting




No comments:

Post a Comment